Choose a country or area to see content specific to your location
確認您的國家或地區
中國臺灣
請確認
Confirm your country to access relevant pricing, special offers, events, and contact information.
搭購指定的信號分析儀、向量網路分析儀或示波器,即享 20% 優惠折扣。
使用 50+ GHz 探棒,對 802.3ck 和 PCIe® 6.0 設計進行更快速、靈活的測試。
博覽工程師知識庫以勤學不輟
深入了解感興趣的主題,包括相關資源、活動、解決方案、工具等。
全年無休的自助服務入口網站
更多的產品支援資訊
更多可協助您加速創新的是德科技服務
J-BERT N4903B 高效能串列 BERT,能夠為嵌入式與前向時脈裝置提供最完整的抖動容許度測試。
如果您的研發及驗證團隊,必須在序列 I/O 連接埠傳輸率高達 7 Gb/s、12.5 Gb/s 或 14.2 Gb/s 的晶片與收發器模組上,進行特性分析和壓力測試,這將是您最理想的選擇。本儀器能夠進行接收器的抖動容許度特性分析,並且是為了進行時下最常用的序列匯流排標準驗證而設計,包括下列標準
準確的特性分析可透過碼型產生器提供的純淨信號而達成,該碼型產生器的抖動非常低,而且轉態時間極為快速。內建且經過校準的抖動源,可讓您為接收器進行準確的抖動容許度測試。
測試設定大幅簡化,因為 J-BERT N4903B 的設計中擁有差動式 I/O、大多數輸出上的可變電壓位準、內建抖動和 ISI、碼型排序器、參考時脈輸出、可調 CDR、碼型擷取,以及可分析無時脈和非確定性碼型的位元還原模式,能夠完美配合序列匯流排標準。SER/FER 分析功能讓使用者能夠透過重新定時後的迴路執行元件之抖動容忍度測試。第二組資料輸出具備獨立的碼型記憶體和PRBS,以便於在侵略通道(aggressor channel)上執行串音測試,或是新增外部通道以執行頻外(OOB)時序測試,或是模擬三層信號或信號解加強。
測試執行能夠加快,因為 J-BERT 的自動化抖動容許度測試可提供快速的總抖動量測。
J-BERT N4903B 是一項長期投資,不但能夠符合今日的測試和預算需求,而且可從 N4903A 機型升級,還可以在日後測試需求改變時,再換裝所有的選項和全速。
PCIe 為 PCI-SIG 的商標,PCI Express 為 PCI-SIG 的註冊商標。