Choose a country or area to see content specific to your location
何をお探しですか?
WirelessProは、比類のない容易さと精度で、5Gネットワーク、5G Advancedテクノロジー、および将来の6Gワイヤレスチャネルのさまざまな側面をモデル化、シミュレーション、および解析することを可能にします。
キーサイトのVSAソフトウェアで信号解析テストを加速します。75以上の信号規格に対応し、高精度で視覚化、復調、トラブルシューティングを行います。
追加のメモリとストレージにより、これらの強化されたNPBは、キーサイトのAIセキュリティおよびパフォーマンス監視ソフトウェアとAIスタックを実行します。
キーサイト Learnは、ソリューション、ブログ、イベントなど、関心のあるトピックに関する様々なコンテンツを提供しています。
頻繁にお問い合わせされるサポート関連のお役に立つ情報すばやくアクセス
お持ちの製品をサポートするための追加情報
キーサイトは、ポータブルロジックアナライザ、DDRロジックアナライザ、およびPCIeプロトコルソリューションを含む3つのクラスでプロトコルアナライザを提供しています。
高速デジタル信号を正確に捕捉、解析、デバッグ
PCIeおよびCompute Express Link (CXL) インターフェースの検証、テスト、デバッグ
性能と標準のテストのためにPCIトラフィックを生成およびシミュレートします。
PCIeおよびCXLアドインカード向けに、安定した信号最適化インターフェースを提供します。
キーサイトのロジックアナライザは、組み込みシステム、メモリ設計、高速デジタルインターフェースにおけるデジタル信号を正確に捕捉、解析、デバッグすることを可能にします。チャネル数、最大メモリ深度、サポートされる規格などの要素を考慮して、必要なロジックアナライザを選択してください。お客様のアプリケーションに最適なものを見つけるために、当社のポータブルおよびDDRロジックアナライザのラインアップをご覧ください。
キーサイト LA5-class PCIeプロトコル・アナライザには、P5552AおよびP5570Aが含まれます。これらはPCIe通信に深い洞察を提供し、高速データトラフィックを正確に捕捉、デコード、解析することを可能にします。これらのアナライザは、プロトコルレベルの問題を特定し、システム性能を検証し、複雑なPCIe設計におけるデバッグを加速するのに役立ちます。データトランザクション、タイミング、プロトコル準拠に関する包括的な可視性を提供することで、PCIeインターフェースを使用するデバイス間の通信を検証するのに役立ちます。
キーサイトのLA5クラスPCIeプロトコルエクササイザーには、P5551AおよびP5573Aが含まれます。これらのPCIeプロトコルエクササイザーはPCIe® トラフィックを生成・シミュレートし、PCIeデバイスおよびシステムの性能と堅牢性を厳密にテスト・検証することを可能にします。 現実の多様なシナリオやエラー状態をエミュレートすることで、当社のPCIe® プロトコル・エクササイザーは設計上の欠陥の発見、コンプライアンスの検証、様々なワークロード下でのシステム動作の最適化を支援します。
キーサイト LA5クラス プロトコルバックプレーンには、P5563Bが含まれます。これはPCIe® およびCXLアドインカード向けに、安定した信号最適化インターフェースを提供します。 当社のPCIeプロトコルバックプレーンは、実環境下でのデバイス性能、信号完全性、プロトコル準拠性を徹底的に評価することを保証します。堅牢な機械設計と幅広いフォームファクター互換性により、開発サイクルの加速と次世代コンピューティング、ストレージ、ネットワークソリューションの確実な提供を実現する重要なツールとなります。
キーサイトのロジックアナライザは、組み込みシステム、メモリ設計、高速デジタルインターフェースにおけるデジタル信号を正確に捕捉、解析、デバッグすることを可能にします。チャネル数、最大メモリ深度、サポートされる規格などの要素を考慮して、必要なロジックアナライザを選択してください。お客様のアプリケーションに最適なものを見つけるために、当社のポータブルおよびDDRロジックアナライザのラインアップをご覧ください。
キーサイト LA5-class PCIeプロトコル・アナライザには、P5552AおよびP5570Aが含まれます。これらはPCIe通信に深い洞察を提供し、高速データトラフィックを正確に捕捉、デコード、解析することを可能にします。これらのアナライザは、プロトコルレベルの問題を特定し、システム性能を検証し、複雑なPCIe設計におけるデバッグを加速するのに役立ちます。データトランザクション、タイミング、プロトコル準拠に関する包括的な可視性を提供することで、PCIeインターフェースを使用するデバイス間の通信を検証するのに役立ちます。
キーサイトのLA5クラスPCIeプロトコルエクササイザーには、P5551AおよびP5573Aが含まれます。これらのPCIeプロトコルエクササイザーはPCIe® トラフィックを生成・シミュレートし、PCIeデバイスおよびシステムの性能と堅牢性を厳密にテスト・検証することを可能にします。 現実の多様なシナリオやエラー状態をエミュレートすることで、当社のPCIe® プロトコル・エクササイザーは設計上の欠陥の発見、コンプライアンスの検証、様々なワークロード下でのシステム動作の最適化を支援します。
キーサイト LA5クラス プロトコルバックプレーンには、P5563Bが含まれます。これはPCIe® およびCXLアドインカード向けに、安定した信号最適化インターフェースを提供します。 当社のPCIeプロトコルバックプレーンは、実環境下でのデバイス性能、信号完全性、プロトコル準拠性を徹底的に評価することを保証します。堅牢な機械設計と幅広いフォームファクター互換性により、開発サイクルの加速と次世代コンピューティング、ストレージ、ネットワークソリューションの確実な提供を実現する重要なツールとなります。
このブートキャンプでは、キーサイトのエンジニアが、高速デジタル規格の自動テストを深く掘り下げて理解するために必要なスキルを提供します。彼らは、PCIe®、USB、DDR、イーサネット規格の新しい仕様について説明し、より高速なデジタルプロトコルと通信するデバイスの開発における課題を克服するために必要な設計およびテストソリューションを実演します。このブートキャンプの終わりには、これらの主要なデジタル規格がどのように進化してきたか、そして自動化された設計およびテストソリューションを活用してより効率的に開発する方法を理解できるでしょう。
デジタル
プロトコルレベルのインサイトと解析ツールを通じて、DDR5システム検証とデバッグのベストプラクティスを習得してください。
デジタル
さまざまな動作状態におけるIoTデバイスの消費電力を正確に測定および解析する方法を学ぶ。
デジタル
PCIe®プロトコルの性能と準拠性を、開発の全段階にわたって検証する方法を学びます。
厳選されたサポートプランと、優先的な対応および迅速なターンアラウンドタイムにより、迅速なイノベーションを実現します。
予測可能なリースベースのサブスクリプションとフルライフサイクル管理ソリューションにより、ビジネス目標をより迅速に達成できます。
KeysightCareのサブスクライバーとして、コミットされた技術サポートなど、より質の高いサービスをご体験ください。
テストシステムが仕様どおりに動作し、ローカルおよびグローバルな標準に準拠していることを保証します。
社内での講師主導トレーニングやeラーニングにより、迅速に測定を実施できます。
キーサイトのソフトウェアをダウンロードするか、最新バージョンにアップデートしてください。
プロトコルアナライザは、PCIe®、CXL、DDRなどの特定プロトコル上で動作する2台以上のデバイス間の通信をキャプチャ、デコード、分析するテストツールです。開発初期段階でプロトコル違反、タイミングエラー、ハンドシェイク問題、パフォーマンスボトルネックなどの問題を特定するのに役立ちます。エンジニアは設計検証、相互運用性テスト、準拠性検証においてプロトコルアナライザを使用し、デバイスが実環境シナリオで正しく動作し、業界標準を満たすことを保証します。
プロトコル・エクササイザーは、PCIe®またはCXLシステムにおいてエンドポイントまたはルートコンプレックスの動作をシミュレートするため、プロトコル・トラフィックを能動的に生成・エミュレートします。受動的なアナライザーとは異なり、エクササイザーはエンジニアがトラフィックパターンを注入し、エラーシナリオを制御し、リンクトレーニング状態をシミュレートすることを可能にし、ストレス条件下でのデバイス動作を検証します。これらは、完全なシステム環境を必要とせずに制御された再現性のあるテストを可能にするため、初期段階の設計検証、ファームウェア開発、リンク起動、システム認定において極めて重要です。
ロジックアナライザは、多くの場合ピンレベルまたはバスレベルで生のデジタル信号をキャプチャし、ハードウェア動作の詳細なタイミングおよび状態分析を提供します。特に低レベルハードウェアのデバッグ、タイミング検証、非同期イベントの追跡に有用です。一方、プロトコルアナライザはより高い抽象化レイヤで動作し、PCIe®やDDRなどの通信プロトコルをデコードして、トランザクション、パケット、プロトコル固有のエラーを表示します。 エンジニアは通常、ハードウェアの初期立ち上げ時にはロジックアナライザを、システムレベルの検証、性能調整、相互運用性デバッグにはプロトコルアナライザを使用します。