影片

Solution Talk | 从 IP 到验证:RISC-V的加速与落地

October 4, 2023

日期

10:00AM - 12:30 PM PT

活動日程

2 小時

期間

虛擬

地點

立即報名

活動介紹

RISC-V 在過去兩年間呈指數級增長,從“開源指令集”躍升為全球半導體產業的核心推動力。無論是手機 SoC、AI 加速器、車規 MCU,還是數據中心與邊緣計算架構,RISC-V 正以前所未有的速度邁向主流商用化。 但真正決定芯片成敗的,從來不是“設計完成”,而是要“驗證跑得通,系統跑得穩” 推進至量產。從 IP 架構創新、多核 SoC 驗證,到高速接口測試與 AI 工作負載優化,每個環節都在考驗工程團隊的極限能力,也推動著國內算力體系的技術進化。

在這場正在發生的開放算力革命中,我們必須回答三個關鍵問題:

  1. 如何加速實現從 設計 → 驗證 → 落地 的全鏈路閉環?
  2. 如何讓 AI 的爆發式算力需求與RISC-V 的可擴展性形成雙向強化?
  3. 如何建立可量化、可複用、可規模化的驗證體系?

本次 Solution Talk,我們將帶來由三家領先企業的角度分享 RISC-V 落地實踐與經驗總結,歡迎加入直播,一同見證從 IP 到 SoC 到驗證的加速之旅!

本次直播亮點

亮點 1|阿里巴巴達摩院:RISC-V 在 AI、邊緣與資料中心場景中的關鍵架構設計與真實應用案例

亮點 2|知合計算:面向 AI 場景的高效能、可擴展 RISC-V 「通推一體」CPU:系統級驗證方法與測試實踐

亮點 3|是德科技:從模擬到實測的 RISC-V 全鏈路驗證解決方案,加速產品從實驗室走向商用

亮點4|三方案例聯合分享 ─ 架構設計 × 晶片驗證 × 測試生態:三方協同如何讓 RISC-V 專案真正落地?從實驗室到量產現場,技術與生態的雙輪驅動

哪些人適合參加此活動?


  • RISC-V / SoC / AI 架構工程師
  • 晶片驗證(DV/System/Post-Si)工程師
  • 高速介面、SI/PI、量測測試工程師
  • AI、HPC、邊緣計算研發人員
  • 晶片公司、科研機構與創新團隊
  • 技術管理者與產品決策者

October 4, 2023

日期

10:00AM PT

活動日程

90

期間

虛擬

地點

立即報名