お探しのページはこちらでしょうか.
その他の検索結果:
何をお探しですか?
関連キーワード
No product matches found - System Exception
検索結果
i3070 In-Circuit Test System Software
Experience enhanced testing capabilities with i3070 In-Circuit Test System Software
Improve your i3070 in-circuit test system's test performance with advanced software that increases test throughput and coverage. Expand your testing capabilities and optimize your manufacturing process with these powerful tools.
Our software licenses include the following:
- Advanced Throughput Multiplier, which can save up to 50% of test time.
- Native testing software licenses for boundary scan-related tests that cover IEEE 1149.1 and 1149.6 standards.
- Keysight's Cover Extend Technology (CET) for extending test coverage to non-boundary scan devices using nanoVTEP and CET Signal Conditioner Card.
- Silicon Nails feature uses boundary scan device drivers and receivers to test non-boundary scan devices connected to the chain flashing test capability through Flash ISP and PLD ISP features.
- DGN Advanced Reporting feature for diagnostic testing.
- Yearly software updates for test development and runtime to keep your testing up-to-date.
Find the Model That's Right For You
これらの製品のいずれかをすでにお持ちですか?
テクニカル・サポートを見る
前
Boundary scan is a method for testing interconnections on printed circuit boards. Keysight’s Interconnect Plus Boundary Scan feature enables all the tools required to develop and execute this foundational test method on the board under test.
Keysight’s Interconnect Plus Boundary Scan 1149.6 feature enables all the tools required to develop and execute this test method on the board under test. Compared to the 1149.1 standards, the 1149.6 standards define test methods for the boundary scan devices that are designed with AC coupled signals or differential nets needed for high-speed operations of the device.
Keysight’s Silicon Nails feature enables all the tools required to develop and execute tests on non-compliant boundary scan devices that are connected to boundary scan compliant devices on the printed circuit board.
The Advanced Throughput Multiplier feature allows you to test up to two 1000 to 2000 node (between 1296 and 2592 nodes) boards simultaneously on a 4 module tester, thus dividing the test time by half.
Cover-Extend Technology (CET) extends the Boundary Scan limited access solution on non-boundary scan devices with the use of VTEP or nanoVTEP and CET signal conditioner card hardware.
The DriveThru feature enables the test development software to test integrated circuits or connectors when there are no test points assigned between the resistor and the device.
The Flash ISP feature enables in-system programming that is usually executed through a flash player application that drives the MCU to execute the programming onto the flash device.
The PLD ISP feature allows the test developer engineer to specify a configuration bitstream file in VCL digital test file, much like programming a Flash memory device. The PLD ISP feature supports multiple PLD configuration data formats are supported including. Serial Vector Format (SVF), Standard Test And Programming Language (STAPL), Jam, Jam Byte Code (JBC) object files.
The Basic Diagnostics levels is the main troubleshooting tool used by all users to check the hardware configuration, and verify and isolate hardware failures. Some Diagnostic tests require that a Pin Verification Fixture be installed on the system.
Software Update for test development is a service that allows the user to get the latest software revisions for their Keysight In-circuit Test Systems.
Software Update for testhead is a service that allows the user to get the latest software revisions for their Keysight In-circuit Test Systems.
The Silicon Nails test development tool also allows users to define the vectors that they would like to execute on the non-compliant boundary scan device. The test development tool will generate the boundary scan test to output or input at the relevant interconnecting pin, thus generating the test consistently.
バウンダリスキャンは、プリント基板上の相互接続を検査するための方法です。 キーサイトのインターコネクト・プラス・バインダリ・スキャン機能は、この基本的なテスト方法を開発し、被試験ボード上で実行するために必要なすべてのツールを提供します。
キーサイトのインターコネクト・プラス・バインダリ・スキャン1149.6機能は、このテスト方法を開発し、被試験ボード上で実行するために必要なすべてのツールを提供します。 1149.1規格と比較して、1149.6規格は、デバイスの高速動作に必要なAC結合信号または差動ネットを使用して設計されたバウンダリ・スキャン・デバイスのテスト手法を定義しています。
キーサイトのシリコンネイル機能により、プリント基板上のバウンダリスキャン対応デバイスに接続された非対応バウンダリスキャンデバイスのテストを開発、実行するために必要なすべてのツールが利用できます。
高度なスループット逓倍器機能により、4モジュールテスターで1000~2000ノード(1296~2592ノード間)の基板を2枚まで同時にテストすることができ、テスト時間を半減させることができます。
Cover-Extendテクノロジー (CET) は、VTEPまたはnanoVTEPとCETシグナル・コンディショナ・カードのハードウェアを使用することで、非バウンダリ・スキャン・デバイスのバウンダリスキャン限定アクセスソリューションを拡張します。
DriveThru機能により、抵抗体とデバイス間にテストポイントが割り当てられていない場合でも、テスト開発ソフトウェアで集積回路あるいはコネクタをテストすることができます。
Flash-ISP機能により、通常はFlashプレーヤーアプリケーションでMCUを駆動し、Flashデバイスにプログラミングを実行するインシステムプログラミングが可能になります。
PLD ISP機能によりテスト開発エンジニアはフラッシュメモリデバイスをプログラミングするように、VCLデジタルテストファイルの構成ビットストリームファイルを指定できます。 PLD ISP機能は以下を含む複数のPLD構成データフォーマットをサポートします。 シリアル・ベクトル・フォーマット(SVF)、Standard Test And Programming Language(STAPL)、Jam、Jam Byte Code(JBC)オブジェクトファイル。
基本診断レベルはハードウェア構成のチェック、ハードウェアの故障の検証・分離をする主要なトラブルシューティングツールとして使用されます。 一部の診断テストを使用するにはシステム上にピン検証フィクスチャをインストールする必要があります。
シリコンネイルのテスト開発ツールでは、非対応のバウンダリスキャンデバイスで実行したいベクトルを定義することもできます。 テスト開発ツールはバウンダリスキャンテストを生成して、関連する相互接続ピンで出力または入力し、つまり一貫してテストを生成することができます。
次へ
Protect Your Innovation Investment
Want help or have questions?