Visite o estande nº 1039 para ver como a Keysight ajuda as equipes a acelerar a inovação em IA, validando interconexões de última geração com maior eficiência energética. À medida que as velocidades aumentam de 800G para 3,2T e as arquiteturas 3D baseadas em chiplets adicionam complexidade, insights mais rápidos são essenciais para depurar antecipadamente e aprovar com confiança. Explore demonstrações ao vivo de pathfinding 3,2T, validação de interconexão 1,6T, fluxos de trabalho de chiplet e IC 3D, depuração PCIe® Gen7 e testes DDR/LPDDR de até 50 GHz.

Agende uma reunião individual com um especialista da Keysight para discutir suas metas para 2026 e os desafios mais difíceis de validação.

Explore as demonstrações abaixo e planeje sua rota pelo estande.

DATA
24 a 26 de fevereiro de 2026

LOCAL
Centro de Convenções de Santa Clara
Santa Clara, Califórnia

ESTANDE DA KEYSIGHT
1039

Oito demonstrações ao vivo. Escolha o seu foco. Obtenha respostas.

Veja-os ao vivo nos dias 25 e 26 de fevereiro no estande nº 1039

Projetando o futuro da IA com o Chiplet 3D Interconnect Designer

Acelere o projeto de interconexões 3D para arquiteturas baseadas em chiplets com fluxos de trabalho para modelar planos de aterramento hachurados, otimizar interconexões 3D e simular o comportamento da ponte SI/interposer no início do ciclo de projeto. Veja isso em ação com o W3510E para reduzir riscos e acelerar decisões antes da finalização do projeto.

Garantindo a integridade do sinal a velocidades de 3,2 T

Obtenha integridade de sinal 3.2T com mais rapidez e confiança, com fluxos de trabalho de medição que reduzem o tempo de lançamento no mercado. Varra até 170/250 GHz com um VNA de 4 portas, gere diagramas de olho PAM4/6/8 e acelere a iteração com aprimoramentos AFR em lote. Veja isso com N5247B, N5292A, NA5307A, 85065A e N19301B.

Validação da memória de última geração para cargas de trabalho de IA

Crie novos chips DDR/LPDDR mais rapidamente com fluxos de trabalho para validação antecipada, sondagem de até 50 GHz e otimização da margem de sinal para conformidade e depuração mais limpas. Veja em ação com o D9060LDDC e o aplicativo LPDDR6 Tx Compliance.

Desempenho confiável do PCIe® PAM4 para aceleração de IA

Valide o desempenho do PCIe® Gen7 PAM4 Tx/Rx com fluxos de trabalho criados para uma inicialização confiável e uma depuração mais rápida. Maximize as margens do DUT, identifique problemas de conexão mais rapidamente e fortaleça a responsabilidade do PCIe®Veja em ação com o M8199B (x2) e o kit N1000 + N1046 1 mm.

Promovendo a integridade do sinal para IA: 448 Gbps Pathfinding

Impulsione a busca de caminhos de 448 Gbps com fluxos de trabalho para gerar sinais PAM4/6/8, analisar sistemas da classe 3,2T e otimizar as opções de modulação de canal mais rapidamente. Veja ao vivo com o osciloscópio UXR0902B de 80 GHz, M8050A BERT, software de análise de transmissor PCIe® (SW00PCIE / SW02PCIE) e software de teste PCIe® RX (N5991P).

Otimização dos testes de conformidade USB4 para sistemas de IA

Conformidade com USB4 de alta velocidade para sistemas de IA com fluxos de trabalho que preservam a integridade do sinal, permitindo projetos mais rápidos e compactos. Acelere os testes de conformidade, identifique problemas mais cedo e avance na implementação com menos iterações.

Avaliação comparativa de interconexões 1.6T para redes de IA

Valide interconexões em escala de IA com fluxos de trabalho para comparar links de 1,6 T, medir a qualidade dos links e otimizar cargas de trabalho com dados de desempenho claros. Veja ao vivo com a geração de tráfego INPT-1600GE e soluções BERT, incluindo M8050A e FITS-8CH.

Validação do UALink e do Scale-Up Ethernet para infraestrutura de IA

Automatize a conformidade e a interoperabilidade para links em escala de IA com fluxos de trabalho para validar velocidades de 1,6 T, executar testes de interoperabilidade em várias camadas e reduzir o esforço manual por meio da automação. Veja isso em ação com os osciloscópios N1092/UXR, pacotes de software de conformidade (Ethernet 1,6 T, PCIe® Gen6/7, CEI-112/224) e o ecossistema de testes de alta velocidade, incluindo acessórios e sondas.

Fórum Educacional da Keysight

Salão de baile K

Documentos da conferência da Keysight

Data

Hora de início

Título da sessão

Apresentador(es)

Quarto

Terça-feira, 24 de fevereiro 14h Tutorial – Calibre corretamente ou meça incorretamente! Aula magistral sobre calibração de medição de impedância de 2 portas para componentes PDN Heidi Barnes e colaboradores Salão de baile G
Terça-feira, 24 de fevereiro 14h Tutorial – Entendendo o decodificador Viterbi David Banas Salão de baile A
Quarta-feira, 25 de fevereiro 9h Métodos para modelar e medir a mitigação de ruído com capacitores incorporados em PDNs de alta corrente para aplicações de IA e computação em nuvem Heidi Barnes / Kalyan Rapolu e colaboradores Salão de baile C
Quarta-feira, 25 de fevereiro 14h Modelagem e medição de interferência de sinal grande PDN e oscilação de terra com um sistema VRM multifásico usando uma carga de passo BGA multidomínio rápida Heidi Barnes e colaboradores Salão de baile B
Quarta-feira, 25 de fevereiro 14h Modelagem IBIS-AMI para ligações D2D bidirecionais com encaminhamento de relógio e cancelamento de eco Fangyi Rao / David Banas Salão de baile E
Quarta-feira, 25 de fevereiro 15h Um estudo experimental dos métodos de medição predefinidos de equalização do transmissor PCIe® para sinalização PAM4 de 64 e 128 GT/s Rick Eads e colaboradores Salão de baile C
Quarta-feira, 25 de fevereiro 16h Painel – Impulsionando o futuro: o papel da IA nas soluções de integridade de energia da próxima geração (aspiração ampla) Heidi Barnes e colaboradores Salão de baile E
Quinta-feira, 26 de fevereiro 8h Uma nova solução de fonte de alimentação vertical externa Heidi Barnes / Xuguo Jiang e colaboradores Salão de baile C
Quinta-feira, 26 de fevereiro 8h Preenchendo a lacuna entre simulação e medição em DDR5: técnicas para melhorar a correlação Randy White / SK Choi Salão de baile E
Quinta-feira, 26 de fevereiro 11h15 Modelagem prática de interconexões 3D com planos de aterramento hachurados em interposers de silício, pontes e PCBs flexíveis Tim Wang-Lee / Taejong Jeong e colaboradores Salão de baile D
Quinta-feira, 26 de fevereiro 15h Demonstração de um fluxo de co-design e co-simulação eletrônico-fotônico para comunicações ópticas de alta velocidade Harold Devos, Jan Van Hese, Stefanos Andreou, Muhammed, Umar Khan e colaboradores Salão de baile H
Quinta-feira, 26 de fevereiro 16h45 Painel – Projetando e validando o futuro: SERDES e inovações de canal para PCIe® a 128 GT/s Pegah Alavi / Rick Eads Salão de baile A

Participe da conversa sobre a DesignCon

Na DesignCon 2026, compartilhe o que se destacou, o que despertou ideias e o que vem por aí para a inovação em IA. Participe da conversa usando #KeysightDesignCon2026 no LinkedIne noFacebook.

Tem dúvidas ou precisa de ajuda?