칩 설계자와 디바이스 제조업체에게 DDR 메모리는 서버, 워크스테이션 및 데스크톱 뿐만 아니라 가전제품과 자동차, 기타 다양한 시스템 설계를 비롯한 모든 곳에 존재합니다. DDR의 동기식 동적 랜덤 액세스 메모리(SDRAM) 표준의 새로운 세대가 등장할 때마다 속도 증가, 사용 공간 감소, 전력 효율성 향상을 비롯한 상당한 개선이 이루어집니다. 이러한 개선은 새로운 설계 및 테스트 과제를 불러옵니다. 저전력 DDR (LPDDR)은 모바일 디바이스를 대상으로 하며 고유한 과제를 안고 있습니다. 키사이트는 DDR 설계에서 필요한 모든 파라미터를 빠르고 정확하게 테스트하여 더 빠르게 시장에 출시할 수 있도록 지원합니다.

DDR설계 및 시뮬레이션

더 빠른 네트워킹 속도를 위해서는 더 빠른 메모리가 필요합니다. 새로운 버전의 LPDDR/DDR 표준은 각각 메모리에 저장된 데이터에 대한 더 빠른 액세스를 지원합니다. DDR 기술의 속도가 증가함에 따라 새로운 설계 및 검증 과제에 직면하게 됩니다. DDR 메모리 시스템의 설계 및 시뮬레이션은 실리콘 테이프아웃 이전에 발생한 문제를 찾아내고 설계의 양호한 신호 무결성을 보장할 수 있도록 도와줍니다. 설계 및 시뮬레이션 소프트웨어를사용하면송신기, 수신기 및 채널 설계를 최적화하여 원하는 속도 등급에서 최상의 성능과 안정성을 확보할 수 있습니다. 키사이트가 최초 프로토타입 제작 전에, 신호 무결성 문제를 해결하고 전력 효율성을 보장하며 엄격한 오류 한도를 벗어나지 않는 설계를 할 수 있도록 도와드리겠습니다.

DDR 물리 계층 테스트

LPDDR/DDR 송신기(Tx) 및 수신기(Rx) 설계를 테스트하여 업계 사양 준수 여부와 다른 구성 요소와의 상호 운영성을 확인해야 합니다. 새로운 세대의 표준마다 새로운 DDR 물리 계층 테스트 요구 사항이 등장합니다. 특히 DDR 5.0의 경우, 이전 세대의 표준에서는 요구되지 않았던 새로운 수신기 컴플라이언스 테스트가 도입되어 큰 변화가 있을 것으로 예상됩니다. 키사이트는 DDR 메모리 사양을 정의하는 JEDEC(Joint Electronic Devices Engineering Council)와 협력하여 정확한 업계 사양을 기준으로 테스트하는 측정 방법을 개발하고 있습니다.

키사이트는 최신 산업 표준으로 DDR 설계를 신속하고 정확하게 테스트할 수 있도록 지원합니다. 새로운 세대의 표준과 관련한 세부 사항과 요구를 이해하느라 자원을 쓰기보다, 보다 중요한 설계 작업에 집중하십시오.

DDR 프로토콜 검증

데이터 손상은 LPDDR/DDR 설계를 검증하는 도중 흔히 발생합니다. 데이터 손상의 근본 원인은 파악하기 어려울 수 있습니다. 일반적으로는 설계의 신호 무결성이나 기능에 문제가 있는 것입니다.

DDR 메모리 시스템이 예상대로 작동하지 않을 경우에는 트레이스 캡처 및 분석 기능을 제공하는 기능적 디버그, 분석 및 프로토콜 컴플라이언스 검증 솔루션이 필요합니다. 키사이트는 시스템의 동작을 이해하고 문제의 근본 원인을 신속하게 찾는 데 필요한 통찰력을 제공합니다.

다른 도움이 필요십니까?