Che cosa sta cercando?
Memoria DDR e LPDDR
L'IA di nuova generazione presenta diverse sfide per la tecnologia della memoria. L'addestramento dei modelli di IA richiede una memoria con larghezza di banda estremamente elevata; per le applicazioni di inferenza è necessaria una bassa latenza di memoria. Una capacità di memoria ampia e scalabile è indispensabile per far fronte alle crescenti dimensioni dei modelli.
Keysight vi copre con soluzioni ad alta precisione e ultraveloci per ogni fase del vostro prossimo progetto a doppia velocità di trasmissione dei dati 5 (DDR5) e doppia velocità di trasmissione dei dati 6 (LPDDR6) a basso consumo - per data center, elettronica di consumo, automobili e altri sistemi di memoria.
Soluzioni DDR Design-to-Test

Le velocità di rete più elevate richiedono una memoria più veloce. Ogni nuova versione degli standard DDR supporta un accesso più rapido ai dati memorizzati. Quando la velocità dei dati raggiunge i 6,4 GT/s con DDR5, si devono affrontare nuove sfide di progettazione e validazione. La progettazione e la simulazione dei sistemi di memoria DDR5 consentono di scoprire i problemi prima del tape-out del silicio e di garantire la buona integrità del segnale dei progetti. Il software di progettazione e simulazione consente di ottimizzare i progetti di trasmettitori, ricevitori e canali per ottenere le migliori prestazioni e affidabilità alla velocità desiderata. Possiamo aiutarvi a progettare in anticipo per risolvere i problemi di integrità del segnale, garantire l'efficienza energetica e rimanere entro margini di errore ristretti prima della prototipazione.

Per garantire l'interoperabilità del trasmettitore DDR5 con altri dispositivi è necessario testarlo rispetto agli standard di conformità JEDEC. Per testare i dispositivi DDR5, automatizzate la calibrazione, l'impostazione, l'esecuzione e la documentazione dei test di conformità con hardware e software appositamente creati. L'ideale è utilizzare un oscilloscopio ad alta larghezza di banda (25 GHz+) con un elevato numero effettivo di bit, sonde ad alta larghezza di banda progettate per ridurre al minimo gli effetti sul segnale misurato e schede interposer per sondare il più vicino possibile al silicio. A tutto ciò si aggiunge il software per la configurazione, l'esecuzione, la valutazione, l'automazione e la generazione di report dei test.

Per garantire la conformità con la quinta generazione di dispositivi di memoria a doppia velocità di trasmissione dei dati (DDR5) è necessario eseguire un elenco esaustivo di test di interoperabilità stabiliti dalle specifiche JEDEC. I test di conformità del ricevitore del livello fisico prevedono la caratterizzazione del ricevitore, la calibrazione di un segnale di stress utilizzando un oscilloscopio a elevata larghezza di banda e i test del ricevitore del dispositivo con un tester del rapporto di errore di bit.

La corruzione dei dati è un sintomo comune riscontrato durante la convalida dei progetti DDR5. La causa principale della corruzione dei dati può essere difficile da determinare. Di solito, i progetti presentano problemi di integrità del segnale o problemi funzionali.
Quando i sistemi di memoria DDR5 non si comportano come previsto, avete bisogno di soluzioni per il debug funzionale, l'analisi e la convalida della conformità del protocollo che forniscano funzionalità di acquisizione e analisi delle tracce. Possiamo offrirvi le informazioni necessarie per comprendere il comportamento del vostro sistema e individuare rapidamente la causa di qualsiasi problema.
Soluzioni LPDDR Design-to-Test

Dati i requisiti di basso consumo energetico dei dispositivi mobili, i progetti LPDDR richiedono una maggiore efficienza energetica. Grazie alla simulazione, è possibile individuare i problemi nei progetti LPDDR a bassa tensione prima della prototipazione. Progettate con il software PathWave di Keysight e ottenete informazioni sulla gestione della tensione e sull'integrità del segnale, garantendo una temporizzazione precisa e una diafonia minima alle velocità più elevate. I modelli IBIS-AMI avanzati tengono conto della complessità delle configurazioni LPDDR per garantire prestazioni robuste e affidabilità del progetto.

La tecnologia LPDDR6 consente una maggiore larghezza di banda per il trasferimento dei dati con una minore potenza. Un oscilloscopio con una larghezza di banda sufficiente e la massima integrità del segnale è obbligatorio per il test dei trasmettitori. Per garantire la conformità allo standard JEDEC e ridurre al minimo i tempi di test, Keysight offre le applicazioni di automazione dei test più complete che lavorano in parallelo con gli strumenti di test ad alta velocità di Keysight.

Il collaudo dei ricevitori LPDDR6 pone sfide significative a causa delle velocità di trasferimento dei dati ad alta velocità, che riducono i margini e rendono il lavoro di progettazione e collaudo più complesso. Gli strumenti di test automatizzati, come i bit error rate tester (BERT), gli oscilloscopi e il software di conformità, sono essenziali per affrontare queste sfide a livello fisico, garantendo tempi di test minimi, misure accurate e conformità alle specifiche JEDEC.

I test di interoperabilità sono obbligatori anche a livello di protocollo, mentre la velocità dei dati LPDDR aumenta. Per garantire l'integrità dei dati, è necessario concentrarsi sul monitoraggio dei tempi e degli eventi per catturare e analizzare accuratamente i segnali. Inoltre, la valutazione del miglioramento delle prestazioni grazie alla formazione e alla gestione del refresh garantisce un funzionamento affidabile ed efficiente del sistema. Keysight offre soluzioni su misura per l'analisi rapida e affidabile del protocollo LPDDR per il vostro progetto.
Risorse
Volete aiuto o avete domande?