M8050A用パターンジェネレーター

キーサイト M8050A BERTは、800G/1.6T、PCIe、USB4、およびその他の主要テクノロジーのチップ展開の成功を可能にします。

製品画像
  • モジュラータイプ

    Pattern Generator

  • Number of channels

    1, 2

  • 規格

    PCIe 7.0, PCIe 6.0, PCIe 5.0, USB4, 400/800/1600 GbE, OIF-CEI-112G, OIF-CEI-224G

  • Line coding

    NRZ, PAM4, PAM6, PAM8

  • サポートされるデータレート

    120 Gbaud

お見積りはこちら

同梱品をご確認いただき、キーサイトが提供する利用可能なアップグレードオプションをご覧ください。

ハイライト

  • シンボルレート:2~120 GBd
  • Non-Return-to-Zero (NRZ)、PAM3、PAM4、PAM6、PAM8ラインコーディングをサポート
  • チャネル損失補償を改善するための内蔵7タップデエンファシス
  • Transition time at < 5 ps and < 100 fs root mean square (RMS) intrinsic random jitter
  • レシーバ許容度テスト用のジッタ注入機能の統合と校正 (RJ、PJ1、PJ2、BUJ、sRJ、clk / 2)
  • 統合されたクロックリカバリと強力な等化機能を備え、最大64 Gbaud PAM4のリアルタイムエラー解析
  • ソフトウェアライセンスのアップグレードが可能な柔軟なソリューション

ターゲットアプリケーション

M8050Aは、エンジニアがチップ、デバイス、トランシーバーモジュール、サブコンポーネント、ボード、およびシステムを設計・特性評価するのに役立ちます。サーバー、コンピューティング、データセンター、通信業界全体で、最大120 GBdのデータレートで動作するシリアルI/Oポートを迅速にテストできます。M8050A BERTとキーサイト UXRシリーズ 80 GHzオシロスコープを組み合わせることで、イーサネットシステムを評価するための完全な1.6Tレシーバーおよびトランスミッターテストソリューションが提供されます。