키사이트 디지타이저는 고속 아날로그-디지털 컨버터(ADC) 및 플래시 ADC가 포함된 데이터 변환 시스템의 성능을 최적화하는 독자적인 어플리케이션 집적 회로(ASIC)를 기반으로 합니다. 이러한 칩셋은 키사이트의 다양한 모듈러 고속 디지타이저에 통합되며 고정밀, 고속, 전력에 민감한 어플리케이션에 이상적입니다. ASIC는 기가헤르츠 주파수 범위에서 고속 및 플래시 ADC의 성능을 최적화하고 강화하도록 특수 설계되었습니다.

특정 목적을 위해 제작된 구성요소 활용

프런트엔드 ADC 칩셋은 고속 데이터 수집에 필수적인 기능인 신호 컨디셔닝, 증폭, 트리거링 및 인터리빙을 한 쌍의 보조 ASIC디바이스에 통합했습니다. 프런트엔드 앰프(FEA) 칩은 후속의 고속 및 플래시 ADC를 위한 최적의 전압 레벨에 맞게 신호 컨디셔닝 및 증폭을 제공합니다. 또한 이 FEA 회로에는 신호 노이즈를 줄여주는 대역폭 제한 필터가 포함되어 있습니다.

다중 채널에서 여러 FEA를 통해 수집된 입력 신호는 최대 4개의 고속 ADC 디바이스를 인터리빙할 수 있는 크로스포인트 스위치 칩에 라우팅됩니다. 고속 ADC를 통한 변환 후에는 디지타이저 신호를 수집 메모리에 저장하거나 FPGA(field-programmable gate array)로 처리할 수 있습니다.

클럭 및 메모리 ADC 칩셋은 중요한 클럭 및 동기화 신호를 제공할 뿐만 아니라, 고속 또는 플래시 ADC로 수집된 데이터를 최대 처리율로 캡처 및 기억합니다. 클럭 ASIC에는 멀티-ADC 수집 시스템의 타임베이스 시스템을 구축하는 데 필요한 기능이 포함됩니다. 클럭 생성기와 클럭 분배 회로를 사용하면 최대 4개의 고속 ADC를 인터리빙해서 최대 10GSa/s에서 샘플링할 수 있습니다.

다중 클럭 회로의 동기화는 특수 클럭 입력 및 출력을 이용해 가능합니다. 수집 및 메모리 컨트롤러 ASIC는 최대 2Gbyte/s의 속도로 고속 ADC에 의해 생성된 최대 20비트 디지털 데이터의 캡처 및 기억을 위해 설계되었습니다. 이 설계에서는 대형 내부 정적 RAM 및 높은 클럭 주파수를 사용하며, 빠른 입력/출력 신호를 위해 저전압 차동신호(LVDS) 레벨을 수용하고 생성할 수 있씁니다.

전체 테스트 성능 강화

키사이트의 고속 및 플래시 ADC와 디지타이저 모듈에 탑재된 이 기술은 측정 시간 단축, 테스트 속도 향상, 측정당 비용 절감 등 우수한 성능을 제공합니다. 크기가 작아지고 전력 소비량이 적어져서 작은 풋프린트와 우수한 업타임(MTBF 낮아짐)의 시스템을 구현하는 데 도움이 됩니다.