PIアナライザ(パワーインテグリティアナライザ)
- 電源ノイズ対策に必要な評価をオシロ1台で実現

こんな電源ノイズ対策してませんか?

  • とりあえず経験と勘でパスコンを載せて対策をしている。
  • mVオーダの電源ノイズは、オシロでは見れなかった。
  • 電源の負荷変動やノイズの挙動がわからない。
  • 対策部品 (バイパスコンデンサ)ばかりで基板にスペースがない!
  • 基板のシミュレーションや試作回数が増えて、費用と工数が問題に!


電源ノイズ低減の肝は「電源インピーダンス」

  • 最新のデジタルICの電源は『低電圧・大電流化』
  • 電源ノイズの原因は主にIRドロップ


パワー・インテグリティの総合アプローチには、3つのプロセスがあります。

  1. そのDC電源のノイズは、許容範囲に入っていますか?
    現状の把握 >>> 見えなかった電源ノイズの真の波形を観測
  2. DC電源のノイズ対策の最適化をしませんか?
    原因の追究 >>> 電源インピーダンスを実測して、パスコン等電源ノイズ対策部品を最適化
  3. ICの動作を想定した電源ノイズ対策は万全ですか?
    対策の検証 >>> 電源インピーダンスの実測データからICの消費電流に対する電源ノイ


キーサイトのパワー・インテグリティ・アナライザ(PIアナライザ)なら、電源ノイズ対策に必要な評価をオシロスコープ1台で実現します。

  • 真の電源ノイズ波形観測
  • 電源ノイズの根本原因(電源インピーダンス)解析
  • IRドロップシミュレーション機能

電源ノイズ対策にほしい機能の全てをSシリーズオシロで実現するPIアナライザ登場

電源インピーダンス改善事例やパワー・インテグリティ・アナライザ(PIアナライザ)の詳細は、
カタログをご覧ください。(5992-3107JAJP.pdf)

Related Links