何をお探しですか?
シグナルインテグリティ(SI)とパワーインテグリティ(PI)に対応したPathWave Advanced Design System(ADS)は、今日の高速データレート、高密度にルーティングされた複雑なプリント回路基板(PCB)設計の課題に応じるために考えられています。
将来に対応したメモリデザイン
DDR5やGDDR6などの次世代のダブルデータ速度(DDR)のメモリにより、大幅に優れた性能を実現します。 また、これらの基準によりSIの新たな課題も生じます。 設計者はレシーバー用のIBIS-AMIモデルを生成し、DDRチャネルの正確な 電磁(EM)モデルを抽出し、特定のビット・エラー・レートにおけるアイマスクに対するマージンを予測する必要があります。
メモリデザイン用のPathWave ADSは、EMモデルのセットアップと抽出、バスのシミュレーション、コンプライアンステストの実行に必要なエンジニアリングの労力を最小限に抑えます。 Memory DesignerとSIProの機能を組み合わせることで、以前よりも5倍速くエンドツーエンドのDDR解析をセットアップすることができます。
高速シリアルのシグナルインテグリティー
新しい個々のデジタル規格により、速度はより速く、周波数はより高くなっています。シグナルインテグリティーのエンジニアは、最適なビアのデザイン、クロストーク、信号損失、イコライゼーションの管理を含むチャネルのデザインに自信をもつ必要があります。
PathWave ADSの先進的なチャネル・シミュレーションにより、パルスド振幅変調(PAM-4、PAM-3、PAM-N)のシグナリングスキームをシミュレートすることができます。 さらに、高速で正確なシグナルインテグリティーのEM解析を使用して、構築完成前に重要なエラーを取得することで、100%のボード成功率を達成できます。
キーサイト・ユニバーシティーのコース
シグナルインテグリティーのデザイン(10分)に参加する
パワーインテグリティー:単なるDC以上
低電圧、高電流、複数の電源により、パワーインテグリティーの問題は解決が難しく、修正に高額な費用を必要とします。 この課題を克服するには、電力配分ネットワーク(PDNs)の周波数とタイムドメイン解析の凝集性のあるデザインフローが必要です。キーサイトのPIデザインワークフローにより、ダイナミックな負荷により生じるワーストケースのリップルを視覚化し、最適な低ノイズPDNを設計することができます。
シミュレーションをクラウドに移動させて、5倍高速のシミュレート
クラウド・テクノロジーの最新の革新は、電子設計とシミュレーションの世界へと進化しました。 デザインのワークススペースのサイズはギガバイトになることもあり得ますが、必要なファイルのシミュレーションはわずか10メガバイトかもしれません。 シミュレーションのためにワークスペースのファイル全体を使用する必要はありません。
クラウド・シミュレーションでは、ソフトウェアはシミュレーションを実行するために必要な数ファイルのみを送信します。 高性能のコンピューティングとクラウド・シミュレーションを使用して、デザインチームはシミュレーションの時間を80%以上短縮できます。
最適なモデルの検索
イノベーションへの投資を保護
注目のリソース
ご要望、ご質問はございませんか。