您可能感興趣的網頁。 觀看搜尋結果:

 

聯絡是德專家

N4903B J-BERT 高效能串列 BERT 最高可達 7 Gb/s 和 12.5 Gb/s 並擁有完整的抖動容許度

產品狀態: 已停產 | 目前可支援
此產品已停產

此產品之替代產品如下:

主要技術規格

  • 資料速率為 150 Mb/s 到 7 Gb/s 或 12.5 Gb/s 的碼型產生器與誤差偵測器。具備將碼型產生器的資料速率升級為14.2 Gb/s 的升級選項。
  • >0.5 UI 校驗、驗證及整合加入抖動:RJ、RJ-LF、RJ-HF、PJ1、PJ2、SJ、BUJ、ISI、正弦干擾、三角波形和任意波形 SSC 和殘餘 SSC
  • 優異的信號效能與靈敏度
  • 搭配可調協與相容迴路頻寬的內建時脈資料還原
  • 半速時脈搭配可變信號週期,適用於前向時脈裝置
  • 量測 BER、BERT 掃描、TJ 含 RJ/DJ 分離、眼圖、眼圖波罩、BER 輪廓、自動化抖動容許度,以及經過編碼與重新定時的資料串流的碼型擷取字符錯誤率(SER)。
  • PRBS 與碼型,含 60 區塊碼型排序器
  • 可換裝所有選項,並可從 Keysight N4903A 進行升級

敘述

J-BERT N4903B 高效能串列 BERT,能夠為嵌入式與前向時脈裝置提供最完整的抖動容許度測試。

如果您的研發及驗證團隊,必須在序列 I/O 連接埠傳輸率高達 7 Gb/s、12.5 Gb/s 或 14.2 Gb/s 的晶片與收發器模組上,進行特性分析和壓力測試,這將是您最理想的選擇。本儀器能夠進行接收器的抖動容許度特性分析,並且是為了進行時下最常用的序列匯流排標準驗證而設計,包括下列標準

  • PCI Express® 查看量測解決方案範例PCIe 3.0 接收器測試
  • SATA/SAS
  • DisplayPort
  • USB SuperSpeed
  • 光纖通道
  • QPI
  • 記憶體匯流排,例如 FB-DIMM2
  • 背板,例如 CEI
  • 10 GbE/ XAUI
  • XFP/XFI, SFP+
J-BERT N4903B 的抖動設定畫面 自動化抖動容許度特性分析
Jitter setup screen of J-BERT N4903B Automated jitter tolerance characterization
快速眼圖與波罩測試 BERT 掃描與 RJ/DJ 分離
Quick eye digram and mask test BERT scan with RJ/DJ separation

J-BERT N4903B 關鍵優勢:

準確的特性分析可透過碼型產生器提供的純淨信號而達成,該碼型產生器的抖動非常低,而且轉態時間極為快速。內建且經過校準的抖動源,可讓您為接收器進行準確的抖動容許度測試。

測試設定大幅簡化,因為 J-BERT N4903B 的設計中擁有差動式 I/O、大多數輸出上的可變電壓位準、內建抖動和 ISI、碼型排序器、參考時脈輸出、可調 CDR、碼型擷取,以及可分析無時脈和非確定性碼型的位元還原模式,能夠完美配合序列匯流排標準。SER/FER 分析功能讓使用者能夠透過重新定時後的迴路執行元件之抖動容忍度測試。第二組資料輸出具備獨立的碼型記憶體和PRBS,以便於在侵略通道(aggressor channel)上執行串音測試,或是新增外部通道以執行頻外(OOB)時序測試,或是模擬三層信號或信號解加強。

測試執行能夠加快,因為 J-BERT 的自動化抖動容許度測試可提供快速的總抖動量測。

J-BERT N4903B 是一項長期投資,不但能夠符合今日的測試和預算需求,而且可從 N4903A 機型升級,還可以在日後測試需求改變時,再換裝所有的選項和全速。

PCIe 為 PCI-SIG 的商標,PCI Express 為 PCI-SIG 的註冊商標。

相關產業與技術