这是我们认为您想要浏览的网页。 查看搜索结果:

 

与专家联系

配置

价格: 中国

* 价格如有变更,恕不另行通知。 显示价格为厂商建议零售价(MSRP)。

主要特性与技术指标

使用 N5990A-101 测试软件的自动极限校准

  • PCI Express 1.0a,2.5 GT/s
  • PCI Express 1.1,2.5 GT/s
  • PCI Express 2.0,5.0 GT/s 和 2.5 GT/s
  • PCI Express 3.0,8.0 GT/s、5.0 GT/s 和 2.5 GT/s
  • PCI Express 4.0,16 GT/s(测试版)
  • 支持 PCI Express 基本规范和 CEM 外形一致性测试及 U.2 外形一致性测试(仅 8 GT/s)
  • 一致性测试,包括测试 2.8 和 2.9,以及表征测量,例如发射均衡系数矩阵扫描、抖动容限搜索和灵敏度测试
  • 可选链路均衡测试 2.3、2.4、2.7、2.10 和 2.11,需要选件 N5990A-501

高度综合的 J-BERT M8020A 实现简洁的测试系统

  • 两种数据速率选件:M8041A-C16,覆盖高达 16 GT/s 的 PCI Express 数据速率;M8041A-C08,覆盖高达 8 GT/s 的数据速率
  • 选件 M8041A-0G4,内置光标前和光标后去加重
  • M8041A-0G7 和 M8041A-0G3,内置所有正弦干扰和抖动源
  • 选件 M8041A-0G5,内置到 J-BERT M8020A 输出级的可调符号间干扰
  • 选件 M8041A-0G6,内置用于 100MHz 参考时钟和 SSC(主板测试)的乘法锁相环
  • 选件 M8041A-0S4(8 GT/s 和 16 GT/s)或选件 M8041A-0S1(仅 8 GT/s),PCIe 8 GT/s 和 16 GT/s 交互链路训练
  • 选件 M8041A-0S2,随着 SKP 有序集合长度变更,在环回模式中进行误码计数

描述

精确的 PCI Express 接收机表征

在 PCI Express 3.0 发布之前,PCI SIG 都认为 PCI Express 一致性测试车间不需要执行接收机测试。8 GT/s 和 16 GT/s 的传输速率给 ASIC、芯片和电路板的设计和测试带来了巨大挑战,接收机测试现在已经成为标准要求。
是德科技提供测试系统,帮助您精确表征 PCI Express 接收机端口,从而进行研发和验证测试。测试解决方案覆盖了 PCI Express 1.0a、1.1、2.0、3.0 和 4.0(测试版),并且支持包括 16 GT/s 在内的所有传输速率。除了根据 PCI Express 基础规范进行的 ASIC 测试,测试系统可以配置进行 CEM 外形和 U.2 外形测试(仅 PCI Express 3.0 8 GT/s)。

 

PCI Express 3.0 和 4.0 接收机测试的关键挑战是什么?

在传统的印刷电路板走线之上进行 8 GT/s 的信号传输,会导致信号质量显著下降。接收机测试能够确保被测接收机在最恶劣的极限条件下正确检测比特(比特误码率为 10-12)。对于 PCI Express 3.0 接收机测试,基本规范中定义了极限电压眼图和极限抖动眼图测试。测试面临多种挑战,包括优化发射和接收均衡(3 分接),仿真三个不同长度的校准通道,使用 128/130 比特编码码型序列进行器件链路训练,以及在特定周期和随机抖动条件下进行测试。然而,最大的挑战要求是需要执行新流程来校准 PCI Express 3.0 和 4.0 一致性测试的极限条件,因为接收机会在应用均衡后观测到它们。新流程要求在一个可接入的测试点对捕获的信号进行后期处理。
用于 16 GT/s 极限测试信号可通过改变 ISI、SJ 和 DM-SI 进行调整,而不是像 8 GT/s 极限测试信号那样通过改变发射幅度、RJ 和 DM-SI 来调整。另一个重要的变化是,配对 CEM 连接器现在需要作为基本技术指标测试通道的一部分,用于 16 GT/s 接收机测试。虽然这个配对的 CEM 连接器必须在通道电路板上,但工程师可以通过选择不同长度的 ISI 走线来调节 ISI 元件,或者更加便捷的做法是,使用 J-BERT M8020A 数据输出级的可调 ISI 选件。
极限电压测试和极限抖动测试可以结合成一项 16 GT/s 的接收机测试。

PCI Express 4.0 Base Specification Receiver Test Set J-BERT

PCI Express 4.0 基本规范接收机测试系统

 

PCI Express 链路均衡测试的关键挑战是什么?

链路均衡测试能够验证优化接收机和链路伙伴发射机之间链路的流程。测试仪器需要作为链路伙伴,并以足够快的速度执行所要求的协议信号交换。
接收机链路均衡测试与常规的接收机测试非常相似。测试使用由接收机测试系统施加的极限信号来执行。不同之处是被测器件通过 L0状态和恢复状态训练成环回模式。0 至 3,4 个均衡阶段均会执行。被测器件在各自相位期间设置测试仪器的前冲和去加重。如果被测器件的接收机能够达到要求的比特误码率,我们就认为训练是成功的。
发射机均衡测试验证被测器件是否对要求的发射机均衡参数改变做出正确应答,包括测试项目 2.3、2.4 和 2.7,以及在测试 2.4 和 2.7 时使用正确的时间反应量。比特误码率测试仪发送发射均衡请求,并训练被测器件为环回。被测器件的信号使用示波器来分析。为了验证被测器件的响应时间,比特误码率测试仪(BERT)需要向示波器提供触发信号,以便能够在发送发射均衡变更请求时,捕获 BERT 和被测器件之间的信号交换。

PCI Express 3.0 Link Equalization Test 2.4 J-BERT M8020A

附加卡的 PCI Express 发射机链路均衡测试

 

是德科技提供什么?

是德科技完整和精确的接收机测试解决方案基于 J-BERT M8020A 高性能 BERT、至少 25 GHz 带宽的 Infiniium 90000 系列高性能示波器和 N5990A 测试自动软件。为了提高测试效率,解决方案可以有选择地支持用于接收机(RX)和发射机(TX)测试的开关矩阵,以及远程可编程电源板。

PCI Express RX Test J-BERT M8020A optional switch matrix

PCI Express 接收机测试站配置

 

是德科技支持对 ASIC(根据基本规范)、CEM 附加卡、CEM 主板以及 U.2 设备和主机(根据 PCI Express 体系结构物理层测试规范)进行接收机和链路均衡测试。

PCI Express RX and Link EQ Test Report J-BERT M8020A

结果可以输出为 Excel 工作薄或 HTML 报告,也可以选择收集在数据库中。

 

是德科技接收机测试系统的推荐仪器配置(附件未列出):

J-BERT M8020A 高性能 BERT。PCIe 的推荐配置

  • M8020A-BU1 捆绑套件,包括一个配有 USB 选件的 M9505A 5 插槽 AXIe 机箱,以及一个 M9537A AXIe 嵌入式计算机控制器
  • M8041A-C16 BERT 单通道,数据速率高达 16 Gb/s
  • M8041A-0A3 分析仪均衡,单模块许可证
  • 用于接收机表征的 M8041A-0G3 高级抖动源,单模块许可证
  • M8041A-0G4 多分接去加重,单模块许可证
  • M8041A-0G5 可调符号间干扰(ISI),单模块许可证
  • M8041A-0G6 参考时钟输入,包括乘法锁相环,单时钟组许可证
  • 用于接收机表征的 M8041A-0G7 高级干扰源,单模块许可证
  • 用于编码和重计时环回的 M8041A-0S2 SER/FER 分析,单时钟组许可证
  • 用于 PCI Express 16 GT/s 和 8 GT/s 的 M8041A-0S4 交互链路训练,单时钟组许可证

推荐的软件配置:

  • 适用于 M8000 系列比特误码率测试解决方案的 M8070A-0TP 系统软件,可转移永久许可证
  • N5990A 自动测试软件,可能的选件:
  • N5990A-101 PCIe 接收机测试,包括极限校准
  • N5990A-301 PCIe 3.0 链路训练套件
  • N5990A-501 PCIe 链路均衡测试
  • N5990A-008 远程电源管理支持选件
  • N5990A-011 选件 101 升级至当前版本

为 PCI Express 测试做好准备

详细了解是德科技为 PCI Express 测试提供的解决方案,请查看 PCIe 2.0/3.0,PCI Express® 设计和测试信息

 

PCI-SIG、PCI Express 和 PCIe 是 PCI-SIG 的注册商标

相关行业和技术