- 针对任意低 BER 电平执行严格的 DQ 和 DQS 眼图计算
- 内置驱动器去加重和接收机连续时间线性均衡器模型
- 混搭使用驱动器和接收机的内置、IBIS 和电路模型
- 解决信号线之间的串扰问题
- 捕捉上升和下降沿之间的不对称
- 全面的裕量测量与目标 BER 下的 JEDEC DDR4 Rx 模板
- 用于设计空间探索和实验设计的批量仿真
- 计算集群上的可选参数扫描
针对 JEDEC 发布的 DDR 内存总线规范,W2309EP DDR 总线仿真器可快速和准确地生成两者之间的比特误码率(BER)轮廓、模板和裕量。仿真器通过使用统计仿真来实现这一功能,这意味着不需要冗长且耗时的比特码型。相反,它根据发射机、信道和接收机脉冲响应以及理论上无限不重复比特码型的随机属性来生成眼图。这样就可以避免 SPICE 之类仿真或卷积信道仿真对有限比特码型进行不稳定双 Dirac 外推而产生的缺陷。
单个仿真速度很快,因此设计人员能够以批量模式运行仿真,快速探索设计空间。另一款产品――W2317EP DDR 总线仿真器分布式计算八合一组件使您可以将参数扫描扩展到计算集群,从而进一步加速获得结果。
针对任意低的 BER 电平,包括 JEDEC 指定的 1E-16 轮廓,并考虑到串扰以及上升和下降跳变时间的不对称问题,DDR 总线仿真器提供了严格的 DQ 和 DQS 眼图计算。它在选定的 BER 轮廓和 DDR4 接收模板技术指标之间提供了全面的时序和电压裕量。
该产品允许使用三类集成电路模型:内置、IBIS 或电路模型。内置驱动器和接收机模型会分别执行去加重以及连续时间线性均衡(CTLE)。设计人员可以在原理图中“混搭”使用不同类型的模型。