PCI Express (PCIe®)
捕捉 業界頂尖專家對 PCIe 6.0 從設計到測試工作流程的最新見解 。
透過最完整的 PCI Express® 6.0 解決方案,從模擬到通訊協定測試,確保 PCIe 的成功。Keysight 是 PCI-SIG® 主要工作小組的主要貢獻者,自成立以來一直如此。我們以無與倫比的專業技術和世界領先的支援,協助您通過複雜的要求。Keysight 透過可擴充的解決方案,協助您縮短產品上市時間,並簡化您通往 PCIe 成功之路。
PCIe 設計測試解決方案
選擇下列工作流程階段,瞭解 Keysight 端對端 PCIe 設計與測試解決方案。
設計模擬
隨著資料傳輸率的增加,高速序列資料連結的設計顯得更加複雜 - 通道拓樸結構變得更加多樣化,有源元件需要調整的參數也成倍增加。您需要使用模擬來最佳化 PCIe 設計的訊號和電源完整性,並分析高速整合電路 (IC) 封裝和印刷電路板 (PCB) 互連等元件的電磁 (EM) 效應。我們可以協助您快速有效地評估 PCIe 6.0 連結的端對端效能。
變送器符合性測試
PCI Express 6.0 是革命性的一步,面臨前所未見的挑戰,從 NRZ 到 PAM4,眼高僅 6mV,而 PCI Express 5.0 則為 15mV。要精確測量小至 6 mV 的眼高,您需要全球最佳的範圍雜訊效能。
由 Keysight 專家開發的領先傳輸器測試自動化工具,可確保 PCIe 量測的完整性,避免昂貴的重新設計費用,並縮短產品上市時間。
接收器符合性測試
由於 PCIe 採用 PAM4 格式,且 PCIe 速度高達 64 GT/s,因此從 PCIe 訊號中擷取數位內容顯得更具挑戰性。在這些使用 PAM4 訊號的高資料傳輸速率下,PCIe 接收器通常會因為通道的高頻損耗特性而接收到嚴重劣化的訊號,導致無法接受的位元錯誤率 (BER)。位元錯誤會透過前向錯誤校正 (FEC) 來處理;需要新的量測方法,例如信號雜訊與失真比 (SNDR)。
協議驗證
通訊協定驗證會發生在實體層、資料連結層和交易層。除了強制性的通訊協定符合性測試外,PCI-SIG 還建議了一百多項額外測試,以正確描述您的設計特性。協定測試的一個關鍵領域是連結訓練與狀態機 (LTSSM),以判斷資料封包是否能在連結夥伴之間可靠地傳輸。您需要協定分析和演練器工具來判定您的 PCIe 裝置是否能成功地與連結夥伴進行通訊。我們可以協助您執行複雜的 PCIe 5.0 和 6.0 通訊協定測試,並快速除錯任何偵測到的錯誤,以確保您的 PCIe 裝置符合規定。
其他 PCIe 資源
PCI-SIG®、PCIe ® 和 PCIExpress® 是 PCI-SIG 的美國註冊商標和/或服務商標。
需要協助或有疑問?