검색 결과 페이지입니다. .
추천 검색 결과 보기:
무엇을 찾고 계신가요?
추천 검색어
일치하는 제품을 찾을 수 없음 - 시스템 예외
일치하는 콘텐츠
표준 중심 소개 설계 워크플로
전자 제품의 복잡성이 증가함에 따라 설계자는 엄격한 규정을 준수하기 위해 향상된 자동화 및 협업 도구가 필요합니다. 표준. PCIe 5/6 및 칩렛 다이-투-다이 소개 설계 Keysight EDA를 사용한 워크플로:
- PCIe®용 System Designer를 사용하면 설계자는 간소화된 워크플로를 통해 완전한 PCIe® 5/6 시스템 분석과 시뮬레이션 기반 가상 규정 준수 테스트를 수행할 수 있습니다.
- Chiplet PHY Designer를 사용하면 설계자는 칩렛 다이 간 링크 마진 성능을 예측하고 Universal Chiplet Interconnect Express™(UCIe™) 표준에 대한 전압 전달 함수 규정 준수 여부를 측정할 수 있습니다.

표준 준수 검증 애플리케이션
PCIe 5/6 신호 무결성 및 가상 규정 준수 테스트
PCIe®용 시스템 설계자는 스마트를 사용하여 다중 링크, 다중 레인 및 다중 레벨(PAM4) PCIe 시스템에 대한 설정을 자동화합니다. 설계 환경.
NRZ 및 PAM4 변조를 지원하는 PCIe AMI 모델러는 PCIe 시스템의 신속한 구현을 지원합니다. 통합 시뮬레이션 기반 컴플라이언스 테스트 솔루션은 다음과 같은 이점을 제공합니다. 설계 최소화하여 비용을 절감 설계 반복 작업과 출시 시간 단축 .

칩렛 다이-다이 링크 신호 무결성 및 규정 준수 검증
Chiplet PHY 설계자는 Chiplet의 다이 간 상호 연결에 대한 전압 전달 함수(VTF)와 같은 엔드 투 엔드 링크 마진 및 규정 준수 측정을 예측할 수 있습니다.
UCIe의 포워드 클러킹을 정확하게 분석하여 지터 트래킹을 고려할 수 있습니다. 표준별 측정 기능이 내장되어 있어 알려진 칩렛 표준 준수 여부를 쉽게 확인할 수 있습니다.

관련 제품
추가 리소스 살펴보기
도움이 필요하거나 질문이 있으신가요?