이 페이지를 찾으시나요? 추천 검색 결과 보기:

 

전문가 상담

N4903B 완전 지터 허용오차를 지원하는 최대 7Gb/s 및 12.5Gb/s의 J-BERT N4903B 고성능 시리얼 BERT

제품상태: 판매중단 | 기술지원 가능
본 제품은 더 이상 제공되지 않습니다.

주요 특징 및 사양

  • 데이터 속도 150Mb/s~7Gb/s 또는 ~12.5 Gb/s의 패턴 발생기 및 오류 검출기
  • >0.5 UI 교정, 호환 및 통합 지터 주입: RJ, RJ-LF, RJ-HF, PJ1, PJ2, SJ, BUJ, ISI, 정현파 간섭, SSC 및 잔여 SSC
    우수한 신호 성능 및 감도
  • 튜닝 가능한 호환 루프 대역폭으로 내장 클럭 데이터 복구
  • 포워드 클럭킹 디바이스를 위한 가변 듀티 사이클의 HR(half-rate) 클럭킹
  • RJ/DJ 분리, eye 다이어그램, eye 마스크, BER 컨투어, 자동화된 지터 허용오차, 패턴 캡처를 통해 BER, BERT Scan, TJ 측정
  • 60블록 패턴 시퀀서를 사용한 PRBS 및 패턴
  • 모든 옵션은 개조 가능하며 N4903A로부터 업그레이드 가능

내용

J-BERT N4903B 고성능 시리얼 BERT임베디드 및 포워드 클럭킹 디바이스를 위해 가장 완전한 지터 허용오차 테스트를 제공합니다.

최대 7Gb/s 또는 12.5Gb/s의 시리얼 I/O 포트가 있는 칩 및 송수신기 모듈을 특성 분석하고 스트레스를 가하는 R&D 및 검증 팀에게 이상적인 선택입니다. 수신기의 지터 허용오차를 특성 분석할 수 있으며, 다음과 같은 오늘날 가장 보편적 시리얼 버스 표준 준수를 입증하도록 설계되었습니다.

  • PCI Express®
  • SATA/SAS
  • DisplayPort
  • USB SuperSpeed
  • 광섬유 채널
  • QPI
  •  
  • 메모리 버스(예: 완전 버퍼형 DIMM2)
  • 백플레인(예: CEI)
  • 10GbE/ XAUI
  • XFP/XFI, SFP+
J-BERT N4903B의 지터 셋업 화면 자동화된 지터 허용오차 특성 분석
Jitter setup screen of J-BERT N4903B Automated jitter tolerance characterization
빠른 eye 다이어그램 및 마스크 테스트 RJ/DJ 분리를 통한 BERT 스캔
Quick eye digram and mask test BERT scan with RJ/DJ separation

J-BERT N4903B 주요 이점:

매우 낮은 지터 및 초고속 전이 시간을 지원하는 패턴 발생기의 깨끗한 신호를 통해 정확한 특성 분석이 가능합니다. 내장 교정 지터 소스를 통해 수신기의 지터 허용오차를 정확히 테스트할 수 있습니다.

J-BERT N4903B는 클럭 없는 비결정적 패턴을 분석하기 위해 차동 I/O, 대부분 출력에서의 가변 전압 레벨, 내장 지터 및 ISI, 패턴 시퀀서, 레퍼런스 클럭 출력, 튜닝 가능한 CDR, 패턴 캡처 및 비트 복구 모드를 통해 최적으로 시리얼 버스 표준에 부응하도록 설계되었으므로 테스트 셋업이 크게 단순화됩니다.

J-BERT의 자동화된 지터 허용오차 테스트 토탈 지터 측정을 통해 고속 테스트 실행이 가능합니다.

J-BERT N4903B는 장기적 투자로서, 오늘날 테스트 및 예산 요구사항에 맞게 구성할 수 있을 뿐만 아니라, N4903A 모델에서 업그레이드하고 나중에 테스트 요구 변화 시 모든 옵션 및 최대 속도의 개조도 가능합니다.

PCIe 및 PCI Express는 각각 PCI-SIG의 상표 및 등록 상표입니다.

관련 산업 및 기술