Bit error ratio testers (BERT)

수신기 특성화 및 컴플라이언스 테스트

키사이트의 비트 오류율 테스트(BERT) 시스템을 이용하면 고속 통신과 멀티기가비트 디지털 인터페이스에 대한 가장 정확한 물리 계층 설계 검증이 가능합니다. 전문가 수준의 지원은 설계를 마스터하는 데 필요한 고성능 하드웨어, 제어 소프트웨어, 수신기 테스트 및 자동화 도구를 선택하는 데 도움이 됩니다.

데이터 센터, 컴퓨팅 인터페이스 기술 등 어떤 작업을 하든 관계없이 키사이트의 BERT는 합당한 비용의 제조 테스트부터 고성능 특성화 및 컴플라이언스 테스트까지 폭넓은 옵션을 제공합니다.

키사이트 BERT는 비제로 복귀 및 펄스 폭 변조 4(PAM4) 코딩 구조와 함께 최대 64 Gbaud의 심볼 레이트를 지원합니다. 또한 PCI Express®, USB, MIPI, Thunderbolt, DisplayPort, SATA / SAS, 전기 및 광 이더넷 10G/100G/400G, OIF-CEI, 파이버 채널, PON 등 다양한 디지털 인터페이스를 지원합니다.

적합한 툴을 사용하여 기능 확장

기술은 끊임없이 변화하고 있습니다. 엔지니어가 직면한 요구 사항도 마찬가지입니다. 생산성을 높여주는 적합한 액세서리와 제품 개발을 가속화할 수 있도록 지원하는 적합한 키사이트 PathWave 설계 및 테스트 자동화 소프트웨어로 기존 하드웨어를 보완해 활용도를 높이십시오.

관련 리소스

모든 리소스 보기

모든 리소스 보기

자주 묻는 질문 - 시리즈 비트 오류 비율 테스터(BERT)

비트 오류 비율 테스트(BERT)의 기본 개념은 간단합니다. BERT는 통신 채널을 통해 데이터 스트림에서 수신된 오류를 원래 전송된 데이터 스트림과 비교합니다. 결과 비트 오류 비율(BER)은 전송 채널에서 발생하는 오류 수를 나타냅니다. BER은 전송된 총 비트 수로 나눈 비트 오류 수입니다. 비트 오류 테스트는 통신 데이터 링크의 성능을 검증합니다.

비트 오류 비율 테스터(BERT)는 수신된 비트 오류의 비율을 전송된 데이터 스트림의 총 비트 수와 비교합니다. 비트 오류는 노이즈, 왜곡, 비트 동기화 실패 및 기타 전송 이상으로 인해 발생합니다.

비트 오류 비율은 전송된 총 비트 수에 대한 수신된 비트 오류 수의 비율입니다. BERT는 전송된 비트 시퀀스를 수신된 비트와 비교하고 오류 수를 계산합니다. 따라서 BERT는 비트 오류 비율 테스트의 약자이지만 일반적으로 비트 오류율 테스트라고 합니다.

다른 도움이 필요하십니까?