복합 기술 RF 모듈 설계와 모듈 수준 DRC/LVS/LVL 검증을 위한 3D RF 레이아웃을 갖는 PathWave ADS 및 EM 설계 환경. 전체 비선형 회로(HB, 엔버로프, 트랜션트/콘볼루션), RFPro EM(모멘텀 및 FEM), 미리 구성된 전체 산업 표준 라이브러리를 갖는 시스템 내 회로 검증 시뮬레이터. Cadence Virtuoso용 GoldenGate RFIC 회로 시뮬레이터.

주요 특징

W3609B PathWave ADS Core, EM Design, RFIC Design Quad, Layout, RFPro, RF Ckt Sim, Sys-Ckt Verif, VTB 포함 내역:

  • 복합 기술 RF 모듈 설계를 위한 3D RF 레이아웃
  • RFIC 패키징 설계
  • 모듈 레벨 물리적 검증(DRC, LVS, LVL)
  • HB, 엔빌로프, 트랜션트/콘볼루션 비선형 회로 시뮬레이터
  • RFPro EM(모멘텀 및 FEM) 시뮬레이터
  • 회로 레벨에서의 오류 벡터 크기(EVM) 최적화
  • 종합적인 비선형 안정성 분석
  • Cadence Virtuoso 또는 ynopsys Custom Compiler용 GoldenGate RFIC 회로 시뮬레이터
  • 5G, 자동차 레이더 및 WIFI와 같은 업계 표준에 대한 시스템 내 회로 검증을 위한 가상 테스트 벤치 라이브러리
  • EM Design을 통해 파라미터화된 3D 콤포넌트를 생성하여 ADS로 가져올 수 있습니다.

오류 없는 어셈블리를 위한 복합 기술 RF 모듈 물리적 설계, RFIC 패지킹 설계 및 모듈 레벨 검증(DRC, LVS, LVL)에 사용되는 PathWave ADS 번들 RFPro EM 시뮬레이터(모멘텀 및 FEM)를 사용하면 레이아웃 수정이나 쿠키 커팅 없이 선택한 전기망과 콤포넌트를 시뮬레이션할 수 있습니다. 전체 비선형 회로 시뮬레이터 제품군을 사용하여 비조건부 비선형 안정성, 최적의 변조 RF 신호 EVM 성능(회로 수준)을 고려하여 RF 모듈을 설계할 수 있습니다. RFPro EM 회로 코시뮬레이션은 패키징과 상호연결의 EM 효과가 고려되도록 보장합니다. GoldenGate RFIC 회로 시뮬레이터를 사용하면 복합 기술 RF 모듈 및 RFIC 패키징 설계의 ADS 조립 전에 Cadence Virtuoso 또는 Synopsys Custom Compiler에서 RFIC를 정확하게 시뮬레이션할 수 있습니다. 시스템 내 회로 검증 테스트 벤치(VTB)는 회로 성능이 5G, 자동차 레이더 및 WIFI와 같은 포괄적인 산업 표준 시스템 수준 사양을 준수하는지 확인하기 때문에 항상 일관된 조기 설계가 가능합니다.

역량확대

다른 도움이 필요하십니까?